Головна Головна -> Реферати українською -> Дисертації та автореферати -> КУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМКУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМ

КУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМКУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМ

Назва:
КУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМКУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМ
Тип:
Реферат
Мова:
Українська
Розмiр:
16,87 KB
Завантажень:
425
Оцінка:
 
поточна оцінка 5.0


Скачати цю роботу безкоштовно
Пролистати роботу: 1  2  3  4  5  6  7  8  9  10 
ХАРКІВСЬКИЙ ДЕРЖАВНИЙ ТЕХНІЧНИЙ УНІВЕРСИТЕТ
РАДІОЕЛЕКТРОНІКИ
 
ХАК Х.М. ДЖАХІРУЛ
УДК 681.32:519.713
КУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМКУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМ
 
05.13.12 – системи автоматизації проектувальних робіт
АВТОРЕФЕРАТ
дисертації на здобуття наукового ступеня
кандидата технічних наук
Харків 2001
Дисертацією є рукопис.
 
Робота виконана в Харківському державному технічному університеті радіоелектроніки, Міністерство освіти і науки України.
Науковий керівник доктор технічних наук, професор Хаханов Володимир Іванович,
Харківський державний технічний університет
радіоелектроніки, професор кафедри
автоматизації проектування обчислювальної техніки
Офіційні опоненти: доктор технічних наук, професор
Дербунович Леонід Вікторович,
Національний технічний університет “Харківський політехнічний інститут”, професор кафедри автоматики і управління в технічних системах.
кандидат технічних наук Литвинова Євгенія Іванівна,
Харківський державний технічний університет
радіоелектроніки, доцент кафедри проектування й експлуатації електронних апаратів
Провідна установа: Національний технічний університет України “КПІ”,
Міністерство освіти і науки України, м. Київ
Захист відбудеться 27 червня 2001 року о 14 годиі на засіданні спеціалізованої вченої ради Д 64.052.02 у Харківському державному технічному університеті радіоелектроніки за адресою: 61166, м. Харків, пр. Леніна, 14.
З дисертацією можна ознайомитися в бібліотеці Харківського державного технічного університету радіоелектроніки за адресою: 61166, м. Харків, пр. Леніна, 14.
Автореферат розісланий 22 травня 2001 року
Вчений секретар
спеціалізованої вченої ради Безкоровайний В.В.
ЗАГАЛЬНА ХАРАКТЕРИСТИКА РОБОТИЗАГАЛЬНА ХАРАКТЕРИСТИКА РОБОТИ
Розвиток нових технологій автоматизованого проектування і діагностики цифрових систем обумовлено: появою могутніх обчислювальних машин; мов опису апаратури високого рівня (VHDl, Verilog, System C, Abel, EDIF); компіляторів для створення систем верифікації і моделювання; необхідністю створення складних цифрових проектів на одному кристалі (System on Chip); технологічним проривом в області субмікронних технологій виготовлення мікросхем.
Реалізація цифрових систем на програмувальних логічних інтегральних схемах (ПЛІС) – Field Programable Gate Array (FPGA), Complex Programable Logic Device (CPLD) – гідно конкурує з проектами на основі використання базових матричних кристалів (БМК), сигнальних процесорів. Такий успіх визначається: –
застосуванням нових технологій розробки і реалізації цифрових систем на основі використання Hardware-Software Cooperation-Design; –
зменшенням часу проектування, верифікації і виготовлення складного обчислювального пристрою до 4-5 місяців; –
високою швидкодією виконання операцій у ПЛІС (до 500 Мгц); –
великим ступенем інтеграції елементів на кристалі (4 млн.).
Разом з перевагами цифрових проектів на ПЛІС існують і проблеми їхньої верифікації на всіх стадіях розробки аж до їхньої реалізації на кристалі з застосуванням високотехнологічних САПР (продукти фірм: Aldec, Altera, Cadence, Actel, Mentor Graphics, Xilinx, Sinopsys), для рішення яких необхідний розвиток таких методів, алгоритмів і програм, що повинні забезпечувати:
1) тестування цифрових проектів великої розмірності, вентильного, функціонального алгоритмічного рівнів опису, заданих у формі графів переходів кінцевих автоматів, булевих рівнянь, багаторівневих ієрархічних структур;
2) генерацію тестів у вигляді покриття одномірних шляхів активізації для перевірки одиночних константних несправностей (ОКН);
3) інваріантість стосовно рівнів опису цифрових проектів і прийнятна швидкодія алгоритмів моделювання несправностей для оцінки якості тестів і побудови процедур пошуку дефектів;
4) верифікацію і діагностування синтезованих цифрових пристроїв (ЦП) на основі FPGA, CPLD;
5) можливість рівнобіжного виконання векторних операцій логічного аналізу для генерації тестів і оцінки їхньої якості;
6) підтримку стандарту VHDL для опису ЦП і згенерованого тесту;
7) можливість інтегрирації засобів тестування з існуючими системами автоматизованого проектування првідних фірм світу.

Завантажити цю роботу безкоштовно
Пролистати роботу: 1  2  3  4  5  6  7  8  9  10 



Реферат на тему: КУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМКУБІЧНЕ МОДЕЛЮВАННЯ НЕСПРАВНОСТЕЙ ДЛЯ АНАЛІЗУ ЯКОСТІ ТЕСТІВ ПРИ ПРОЕКТУВАННІ ЦИФРОВИХ СИСТЕМ

BR.com.ua © 1999-2017 | Реклама на сайті | Умови використання | Зворотній зв'язок